Внешние регистры
🕛 28.12.2008, 20:03
Этот раздел содержит описание регистров расширенного графического адаптера, которые не содержатся в микросхемах высокой степени интег рации.&񗰼&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱜&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱜&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱀 &񗰲 Наименование &񗰲 Порт &񗰲 Индекс &񗰲 &񗱌&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱬&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱬&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱔 &񗰲 Многоцелевой регистр вывода &񗰲 3C2 &񗰲 &񗰲 &񗰲 (Misctllaneous Output Register) &񗰲 &񗰲 &񗰲 &񗰲 Регистр управления спец. входом &񗰲 3?A &񗰲 &񗰲 &񗰲 (Feature Control Register) &񗰲 &񗰲 &񗰲 &񗰲 Входной регистр состояния 0 &񗰲 3C2 &񗰲 &񗰲 &񗰲 (Input Status register 0) &񗰲 &񗰲 &񗰲 &񗰲 Входной регистр состояния 1 &񗰲 3?2 &񗰲 &񗰲 &񗰲 (Input Status register 1) &񗰲 &񗰲 &񗰲 &񗱌&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱤&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱤&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱔 &񗰲 ? = B в монохронных режимах ? = D в цветных режимах &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱈
Многоцелевой регистр вывода
Регистр типа "только запись". Адрес порта вывода для этого ре гистра 3С2h. При переустановке аппаратуры адаптера все биты в данном регистре сбрасываются в 0.
&񗰼&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱀 &񗰲 Формат многоцелевого регистра вывода &񗰲 &񗱌&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱔 &񗰲Биты 7 6 5 4 3 2 1 0 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰> Выбор адреса вводавывода &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰> Разрешение доступа к видеопамяти &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Бит выбора частоты 0 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Бит выбора частоты 1 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Блокировка внутренних видеодрайверов &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Бит страницы для чет/нечет &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Полярность обратного хода луча для строк &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Полярность обратного хода луча для кадров &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱈
Бит 0 Адрес вводавывода. Этот бит переопределяет адрес вво давывода блока управления ЭЛТ применительно к режиму эмуляции адаптеров MDA или CGA. Логический 0 устанавлива ет адреса регисторов блока управления ЭЛТ в 3BX и адрес
&񗜳
входного регистра состояния 1 3BA для эмуляции MDA. Логи ческая 1 устанавливает адреса портов блока управления ЭЛТ в 3DX и адрес входного регистра состояния 1 равным 3DA для эмуляции видеоадаптера типа CGA. Бит 1 Разрешение доступа к видеопамяти логический 0 блокирует доступ к видеопамяти со стороны процессора; логическая 1 разрешает доступ к видеопамяти. Бит2Бит3 Выбор тактовой частоты эти два бита используются для вы бора тактовой частоты в соответствии со следующей таблицей:
Биты: 3 2 0 0 частота 14МГц из канала вводы/вывода процессора 0 1 частота 16МГц встроенного генератора 1 0 внешний источник тактовых сигналов, поступающих через Специальный вход (Feature Connector) 1 1 не используется
Бит 4 Блокировка внутренних видеодрайверов логический 0 акти визирует внутренние видеодрайверы; логическая 1 блокирует внутренние видеодрайверы. Когда внутренние видеодрайверы заблокированы, сигналы на вход монитора подаются со сто роны Специального входа (Feature Connector).
Бит 5 Бит страницы для режима записи чет/нечет Используется для выбора между двумя 64 Кбайтными страницами памяти в режимах использующих чет/нечет адресацию (0,1,2,3,7). Ло гический 0 служит для выбора младшей страницы; логическая 1 старшей.
Бит 6 Полярность горизонтальная обратного хода луча логический 0 служит для выбора положительной полярности; логическая 1 для выбора отрицательный полярности.
Бит 7 Полярность вертикального обратного хода луча логический 0 служит для выбора положительной полярности; логическая 1 для выбора отрицательной полярности.
&񗜳 Регистр управления специальным входом
Регистр типа "только запись". Адрес порта вывода для этого ре гистра 3BA или 3DA. &񗰼&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱀 &񗰲 Формат регистра управления специальным входом &񗰲 &񗱌&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱔 &񗰲Биты 7 6 5 4 3 2 1 0 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰> Бит 0 спец. регистра &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰> Бит 0 спец. регистра &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗱤&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Резервные &񗰲 &񗰲 &񗱄&񗰰&񗱤&񗰰&񗱤&񗰰&񗱤&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Не используются &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱈
Бит0Бит1 Биты управления Специальным входом эти биты используют ся для передачи информации на Специальный вход. Значения этих битов поступают на контакты FEAT1 и FEAT2 данного разъема.
Входной регистр состояния 0
Этот регистр типа "только чтение". Адрес порта вывода для этого ре гистра 3С2.
&񗰼&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱀 &񗰲 Формат входного регистра состояния 0 &񗰲 &񗱌&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱔 &񗰲Биты 7 6 5 4 3 2 1 0 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗱤&񗰰&񗱤&񗰰&񗱤&񗰰&񗰰> Не используются &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Чувствительность к переключателям &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Зарезервирован &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Зарезервирован &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Обратный ход луча/вывод изображения &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱈
Бит 4 Чувствительность к переключателям если данный бит уста новлен в 1 можно считать положение 4х установленных на плате видеоадаптера переключателей. Значение в поле CLKSEL определяет положение какого переключателя считыва ется. Положение переключателей считывается по адресу 40:88 в оперативной памяти.
Бит 3:переключатель 4;логический 0 = переключатель разомкнут Бит 2:переключатель 3;логический 0 = переключатель разомкнут Бит 1:переключатель 2;логический 0 = переключатель разомкнут Бит 0:переключатель 1;логический 0 = переключатель разомкнут
Бит5Бит6 Код со Специального входа значения этих битов соответ ствуют значениям постурающих с контактов FEAT 0 и FEAT 1 Специального входа.
&񗜳 Бит 7 Содержит логическую 1 если в данный момент изображение выводится на экран; 0 является индикатором обратного хода луча.
Входной регистр состояния 1
Этот регистр типа "только чтение". Адрес порта вывода для этого регистра 3BA или 3DA. &񗰼&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱀 &񗰲 Формат входного регистра состояния 1 &񗰲 &񗱌&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱔 &񗰲Биты 7 6 5 4 3 2 1 0 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰> Вывод &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰> Строб светового пера &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Переключатель светового пера &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Вертикальный обратный вход луча &񗰲 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Диагностика 1 &񗰲 &񗰲 &񗰲 &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Диагностика 0 &񗰲 &񗰲 &񗱄&񗰰&񗱤&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰> Не используются &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱈 Бит 0 Логический 0 означает, что в данный момент времени проис ходит вертикальный или горизонтальный обратный ход луча. Некоторые программы используют этот бит для вывода данных в видеопамять в не активные интервалы времени. EGA не тре бует принятия мер предосторожностей для вывода данных в не активные периоды времени для того чтобы избежать "снега" на экране. Бит 1 Строб светового пера логический 0 означает, что триггер светового пера не включен. 1 триггер включен.
Бит 2 Переключатель светового пера логический 0 означает, что переключатель светового пера разомкнут; логическая 1 озна чает, что переключатель светового пера замкнут.
Бит 3 Вертикальный обратный ход луча логический 0 означает, что в данный момент времени информация воспроизводится на экране ЭЛТ; логическая 1 является признаком обратного хо да луча. Адаптер EGA можно запрограммировать таким обра зом, что будет возникать прерывание уровня 2 в начале ин тервала времени вертикального обратного хода луча. для этого используются биты 4 и 5 регистра окончания верти кального обратного хода луча блока управления ЭЛТ.
&񗜳 Бит4Бит5 Диагностические биты. Они могут быть связаны по выбору с двумя из 6 выходных сигналов управления цветом пиксела контроллера атрибутов. Возможные варианты подсоединения приведены в таблице. Управление подсоединением осуществляется значением в регистре разрешения отображения битовой плоскости контроллера атрибутов.
&񗰼&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱜&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱀 &񗰲 Регистр разрешения отоб &񗰲 Входной регистр &񗰲 &񗰲 ражения бит. плоскости &񗰲 состояния 1 &񗰲 &񗱌&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱬&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱔 &񗰲 Бит 5 Бит 4 &񗰲 Бит 5 Бит 4 &񗰲 &񗱌&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱬&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱔 &񗰲 0 0 &񗰲 красный синий &񗰲 &񗰲 0 1 &񗰲 вторичный зеленый зеленый &񗰲 &񗰲 1 0 &񗰲 вторичный красный вторичный зеленый &񗰲 &񗰲 1 1 &񗰲 не используется не используется &񗰲 &񗱄&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱤&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗰰&񗱈